Productdetails:
|
|
Plaats van herkomst: | Origineel |
---|---|
Merknaam: | original |
Certificering: | ISO9001:2015standard |
Modelnummer: | Edw4032babg-70-F-r |
Betalen & Verzenden Algemene voorwaarden:
|
|
Min. bestelaantal: | 10pcs |
Prijs: | 5.18-6.41 USD/PCS |
Verpakking Details: | Norm |
Levertijd: | 1-3 werkdagen |
Betalingscondities: | T/T, Western Union, Paypal |
Levering vermogen: | 10000pcs/months |
Gedetailleerde informatie |
|||
Verpakking: | Spoel | Opzettende Stijl: | SMD/SMT |
---|---|---|---|
Pakket/Geval: | Fbga-170 | Leveringsvoltage: | 1.3095 V-1,648 V |
Geheugengrootte: | 4 Gbit | FPQ: | 2000 |
Hoog licht: | Het Geheugenspaanders van sgram-GDDR5 EMMC,Sgram-GDDR5 4G 128MX32,EMMC-het Geheugen breekt met 32 bits af |
Productomschrijving
Edw4032babg-70-F-r Origineel BORRELgddr5 4G 128MX32 FBGA Geheugen
Eigenschappen
• VDD = VDDQ = 1.6V/1.55V/1.5V ±3% en 1.35V ±3%
• Datasnelheid: 6.0 Gb/s, 7,0 Gb/s, 8,0 Gb/s
• 16 interne banken • Vier bankgroepen voor tCCDL = tCK 3
• 8n-beetje prefetch architectuur: met 256 bits per gelezen serie of schrijftoegang voor x32; met 128 bits voor x16 • Uitbarstingslengte (BL): 8 slechts
• Programmeerbare CAS-latentie: 7-25
• Programmeerbaar SCHRIJF latentie: 4-7
• Programmeerbare CRC GELEZEN latentie: 2-3
• Programmeerbare CRC SCHRIJFT latentie: 8-14
• Programmeerbaar EDC greeppatroon voor CDR
• Voorlading: Autooptie voor elke gebarsten toegang
• De auto verfrist zich en zelf verfris wijzen
• Verfris cycli: 16.384 cycles/32ms
• Interface: Pseudo open afvoerkanaal (peul-15) compatibele output: 40Ω pull-down, 60Ω trekt uit
• Op-matrijzenbeëindiging (ODT): 60Ω of 120Ω (NOM)
• Van de de bestuurderssterkte van ODT en van de output de autokaliberbepaling met externe weerstandszq speld: 120Ω
• Programmeerbare beëindiging en bestuurderssterktecompensatie
• Verkiesbare externe of interne VREF voor gegevensinvoeren; programmeerbare compensatie voor interne VREF
• Afzonderlijke externe VREF voor adres/bevelinput
• TC = 0°C aan +95°C
• x32/x16 wijzeconfiguratieset bij macht-omhoog met EDC speld
• Single-ended interface voor gegevens, adres, en bevel
• Differentiële de klokinput CK_t, CK_c van de kwartdatasnelheid voor adres en bevelen
• Twee halve input van de datasnelheid differentiële klok, WCK_t en WCK_c, elk verbonden aan twee gegevensbytes (DQ, DBI_n, EDC)
• De gegevens van Ddr (WCK) en het richten (CK)
• STR-bevel (CK)
• Schrijf de functie van het gegevensmasker via adresbus (enig dubbel bytemasker)
• De inversie van de gegevensbus (DBI) en de inversie van de adresbus (ABI)
• De input-output on/off wijze van PLL
• De corrector van de plichtscyclus (DCC) voor gegevensklok (WCK)
• Digitale RAS-uitsluiting
BORREL | |
SGRAM - GDDR5 | |
SMD/SMT | |
Fbga-170 | |
met 32 bits | |
128 M x 32 | |
4 Gbit | |
1,75 GHz | |
1.648 V | |
1.3095 V | |
0 C | |
+ 95 C | |
EDW | |
Spoel | |
Besnoeiingsband | |
MouseReel | |
Merk: | Origineel in voorraad |
Producttype: | BORREL |
De Hoeveelheid van het fabriekspak: | 2000 |
Subcategorie: | Geheugen & Gegevensopslag |
Ga Uw Bericht in